友情提示:如果本网页打开太慢或显示不完整,请尝试鼠标右键“刷新”本网页!阅读过程发现任何错误请告诉我们,谢谢!! 报告错误
喜书网 返回本书目录 我的书架 我的书签 TXT全本下载 进入书吧 加入书签

电子电路大全(PDF格式)-第165章

按键盘上方向键 ← 或 → 可快速上下翻页,按键盘上的 Enter 键可回到本书目录页,按键盘上方向键 ↑ 可回到本页顶部!
————未阅读完?加入书签已便下次继续阅读!






工作电流                                                                                  27。6                 mA  



ASK 接收灵敏度                                   …96                                        105                dBm  



FSK 接收灵敏度                                   …87                                        103                dBm  



ASK 启动时间                                                            2                   5                  ms  



FSK 启动时间                                                           2。5                  3                  ms  



输出功率                                        …14                                         8                 dBm  



FSK 频偏                                      ±5                    ±25                 ±80                  kHz  



FM 频偏                                                              ±6                                      kHz  



从待机模式到发射模式启动时间                                                      2                   5                  ms  



   3。2。3    芯片封装与引脚功能  



   TH7120 采用LQFP32 封装,如图3。2。1 所示。各引脚功能如下所示。  



                                                                                              



                                         图3。2。1    TH7120 引脚封装形式  



  


…………………………………………………………Page 841……………………………………………………………

 ·170 ·                 射频集成电路芯片原理与应用电路设计  



   引脚1:IN…IFA,IF 放大器输入。  

   引脚2 :VCC ,电源正端。  

   引脚3 :IN…DEM ,IF 放大器输出和解调器输入,外接陶瓷滤波器。  

   引脚4 :INT2 ,OA2 输出  

   引脚5:INT1 ,OA1 和OA2 反向输入  

   引脚6 :OUT…DEM,解调输出和OA1 同相输出  

   引脚7 :RSSI ,RSSI 输出。  

   引脚8:OUT…DTA,OA1 输出  

   引脚9 :VEE…RO ,RO 地。  

   引脚10:RO ,RO 输入。  

   引脚11:FSK…SW ,FSK 拉动端,开关到地或者开路。  

   引脚12:IN…DTA,ASK/FSK 调制数据输入。  

   引脚13:ASK/FSK ,ASK/FSK 调制选择输入。  

   引脚14:VCC…DIG ,电源正端,串行通道和控制逻辑部分电源。  

   引脚15:RE/SCLK ,接收器使能输入/移位寄存器时钟输入。  

   引脚16:TE/SDTA,发射使能输入/ 串行数据输入。  

   引脚17:FS0/SDEN ,频率选择输入/ 串行数据使能输入。  

   引脚18:VEE…DIG ,串行通道和控制逻辑部分地。  

   引脚19:FS1/LD ,频率选择输入/锁定检波器输出。  

   引脚21 :LF ,充电泵输出,连接外部的回路滤波器。  

   引脚23 :TNK…LO,VCO 集电极开路输出,连接到外部的LC 谐振回路。  

   引脚24 :PS…PA ,功率设置输入。  

   引脚25 :OUT…PA,功率放大器输出,集电极开路。  

   引脚26 :IN…LNA;LNA 输入,单端大约50Ohm。  

   引脚27 :VEE…LNA ,LNA 和PA 地  

   引脚28 :OUT…LNA,LNA 输出,集电极开路,外接LC 谐振回路。  

   引脚29 :GAIN…LNA,LNA 增益控制,低增益连接到Vcc ,高增益连接到地。  

   引脚30 :IN…MIX,混频器输入,单端大约为200Ohm。  

   引脚31 :VEE…IF ,IFA、解调器、OA1 和OA2 地。  

   引脚32 :OUT…MIX,混频器输出,单端大约为330Ohm。  



   3。2。4     内部结构与工作原理  



   TH7120 的内部结构如图 3。2。2    所示。芯片内包含低噪声放大器(LNA )、两级混频器 

 ( 

  MIX1;MAX2 )、锁相环合成器(PLL Synthesizer )、基准晶体振荡器(RO )、充电泵(CP )、 

中频放大器(IFA )、相频检波器(PFD )、功率放大器(PA )、控制逻辑电路、串行接口(SIC) 

等电路。  



  


…………………………………………………………Page 842……………………………………………………………

第3 章    射频收发器芯片原理与应用电路设计                                                                                                              ·171 · 



                                               



                                                                                                                    



                                               



  


…………………………………………………………Page 843……………………………………………………………

 ·172 ·                              射频集成电路芯片原理与应用电路设计  



     固定频率工作模式:在电源加上以后,收发器设置在固定频率工作模式。在这个模式, 

为得到希望的工作频率,引脚端FS0/SDEN  和FS1/LD 必须连接到VEE 或者  VCC 。在电源 

加上以后,在引脚端FS0/SDEN  和FS1/LD 逻辑电平不能改变,以保证工作在这个模式。在 

固定频率工作模式控制字位的默认设置如表3。2。2 所示。  



                                          表3。2。2    频率选择  



         通  道  频  率            433。92 MHz        868。30 MHz        315。00 MHz         915。00 MHz  



  FS0/SDEN                          1                0                 1                  0  



  FS1/LD                            0                0                 1                  1  



  基准振荡器频率                                                   7。1505 MHz  



  在RX 模式R 计数器比率                    16                16               18                  30  



  在RX 模式PFD 频率                  446。91 kHz       446。91 kHz        397。25 kHz         238。35 kHz  



  在RX 模式N/A 计数器比率                  947              1919              766                3794  



  在RX 模式VCO 频率                 423。22 MHz        857。60 MHz        304。30 MHz         904。30 MHz  



  接收频率                         433。92 MHz        868。30 MHz        315。00 MHz         915。00 MHz  



  在TX 模式R 计数器比率                    16                16               18                  30  



  在TX 模式PFD 频率                  446。91 kHz       446。91 kHz        397。25 kHz         238。35 kHz  



  在TX 模式N/A 计数器比率                  971              1943              793                3839  



  在TX 模式VCO 频率                 433。92 MHz        868。30 MHz        315。00 MHz         915。00 MHz  



  发射频率                         433。92 MHz        868。30 MHz        315。00 MHz         915。00 MHz  



  在RX 模式IF 频率                                                10。7 MHz  



         

     在固定频率工作模式,能够通过控制引脚端RE/SCLK 和TE/SDTA 的状态设置收发器工 

作在待机模式、发射模式、接收模式和空闲模式(仅PLL 合成器工作),如表3。2。3 所示。  



                                       表3。2。3    工作模式控制  



     工  作  模  式         待  机  模  式           接  收  模  式           发  射  模  式          空  闲  模  式  



      RE/SCLK                0                    1                   0                    1  



      TE/SDTA                0                    0                   1                    1  



       

     在固定频率工作模式,通过引脚端ASK/FSK 的状态选择调制类型,ASK/FSK=0 ,为ASK 

调制,ASK/FSK=1 ,为FSK 调制。  

     可编程多通道工作模式:在多通道模式收发器通过3 线(SCLK;  SDTA;  SDEN)串行接 

口(SIC)编程。在每个SCLK 信号的上升沿,将SDTA 引脚端的逻辑数值被写入24 位的移 

位寄存器。在SDEN 的上升沿,把移位寄存器中的储存的数据装入4 个锁存器中所对应的一 

个锁存器中。控制字的长度是24 位,2 个地址位,22 个数据位。最初的两位是锁存器地址位 

 ( 

  bit23 、bit22 )。最初引入的是最高有效位(MSB )。为编程收发器在多通道工作,4                                              个 24 

位的控制字需要设置:A 字、B 字、C 字、D 字。串行数据输入时序和控制字结构如图3。2。4 

和表3。2。4 所示。在电源加上后默认的各寄存器设置值如表3。2。5 所示。  



  


…………………………………………………………Page 844……………………………………………………………

                                      第3 章    射频收发器芯片原理与应用电路设计                                                                  ·173 · 



                                                   表3。2。4    串行接口控制字  

        A 字:  



                                                                                                                                           

        B 字:  



                                                                                                                                            

        C 字:  



                                                                                                                                            

        D 字:  



                                                                                    
返回目录 上一页 下一页 回到顶部 0 0
未阅读完?加入书签已便下次继续阅读!
温馨提示: 温看小说的同时发表评论,说出自己的看法和其它小伙伴们分享也不错哦!发表书评还可以获得积分和经验奖励,认真写原创书评 被采纳为精评可以获得大量金币、积分和经验奖励哦!